

















































例. 设某机平均执行一条指令需要两次访问内存,平均需要3个CPU周期, 每个CPU周期平均包含4个节拍周期。若机器主频为240MHz, 问: (1) 若主存为"0等待"(即不需要插入等待周期),问执行一条指令的 平均时间为多少? (2) 若每次访问内存需要插入2个等待周期, 问执行一条指令的平均时 解:因为主频为240MHz,所以节拍周期=(1/240) μs每个 因为每个CPU周期平均包含4个节拍周期,所以: CPU周期=节拍周期×4=4/240MHz=(1/60) 若访存不需要插入等待周期,则执行一条指令平均需要3个CPU周期,所以: 指令周期=3×CPU周期=3× (1/60)  $\mu$  s=(1/20)  $\mu$  s=0.05  $\mu$  s 机器平均速度=1/0.05  $\mu$  s=20 MIPS (2) 平均执行一条指令需要两次访问内存,每次访问内存需要插入2个等待周 期,所以: 指令周期=0.05 µ s+2×(1/240) µ s=(1/20) µ s+(1/120) µ s =(7/120) µ s  $\frac{\text{MIPS}_1}{f_1} = \frac{f_1}{f_2}$ 机器平均速度=120/7≈17MIPS MIPS<sub>2</sub>  $f_2$ 

若某机主频为200MHZ,每个指令周期平均为2.5CPU周期,每个CPU周期平均包括2个主频周期,问:

- (1) 该机平均指令执行速度为多少MIPS?
- (2) 若主頻不变,但每条指令平均包括5个CPU周期,每个CPU周期又包含4个主频周期,平均指令执行速度又为多少MIPS? 由此可得出什么结论?
- 解: (1)主频为为200MHz, 所以主频周期=1/200MHz=0.005μs 每个指令周期平均为2.5CPU周期, 每个CPU周期平均包括2个主频周期, 所以一条指令的执行时间=2.5×2×0.005μs=0.025μs 该机平均指令执行速度=1/0.025=40MIPS。
- (2) 每条指令平均包括5个CPU周期,每个CPU周期又包含4个主频 周期,所以一条指令的执行时间 =  $4 \times 5 \times 0.005 \, \mu \, s = 0.1 \, \mu \, s$ 该机平均指令执行速度 = 1/0.1 = 10 MIPS
- (3) 说明指令的复杂程度会影响指令的平均执行速度。

Research Institute of Computer Architecture · Computer Organization

例. CPU结构如图所示,其中包括一个累加寄存器AC、一个状态寄存器和其他四个寄存器,各部分之间的连线表示数据通路,箭头表示信息传送方向 (1) 标明图中四个寄存器的名称



解: A为MDR, B为IR, C为MAR, D为PC

Research Institute of Computer Architecture - Computer Organization

















# 第10章 控制单元的设计 10.1 组合逻辑设计 10.2 微程序设计

### 控制器的类型

- 组合逻辑型:核心是微操作产生部件,用组合逻辑设计 思想,以布尔代数为工具设计。输入信号来自指令译码 器的输出、时序发生器的时序信号和程序运行结果特征 及状态,输出为带有时间标志的微操作控制信号。
- 微程序控制型:将机器指令分解为基本微命令序列,用二进制码表示微命令,并编成微指令,多条微指令形成 微程序。每种机器指令对应一段微程序,在制造CPU时固化在CPU中的一个控制存储器中(CS或CM)中。执行一条机器指令时,CPU依次从CS中取微指令,从而产生微命令。

Research Institute of Computer Architecture · Computer Organization

### 基本概念

- 微命令: 微程序控制计算机中的微操作控制信号。
- 微操作:控制器中执行部件接受微指令后所进行的操作,是指令序列中最基本、不可分割的动作。
  - 所有的微操作要在一个机器周期完成
  - 例如,一条加法指令要分成四步完成:取指令,计算地址,取数,加法运算,每一步要实现若干个微操作
- 微指令:在微程序控制的计算机中,同时发出的控制信号所执行的一组微操作称为微指令。
  - 是在机器的一个节拍中,一组实现一定操作功能的微命令
  - 将一条指令分解成若干条微指令,按次序执行微指令,即可实 现指令的功能
- 微程序:由微指令组成的序列称为微程序。一个微程序的功能对应一条机器指令的功能。

Research Institute of Computer Architecture - Computer Organization

## 基本概念

- 控制存储器:微程序存放于存储器中,由于该存储器主要存放控制命令(信号)和下一条执行的微指令地址 (简称下址),因此被称为控制存储器。
  - 执行一条指令就是执行一段存放在控制存储器中的微程序。
  - 用ROM实现,因为一台计算机指令系统是固定的,所以微程序是固定的,所以控制存储器可以用ROM实现
- 微周期: 执行一条微指令和取出下一条微指令所需时间
  - 通常一个徽周期与一个CPU周期时间相等
- 相斥性微命令:不能在一个微周期出现的微命令
  - 如读命令和写命令
- 相容性微命令: 能在一个微周期出现的微命令。

# 基本概念 激物业务左聚(CMAR 或业AR)用于左放约制在核聚的

- 微地址寄存器(CMAR,或μAR)用于存放控制存储器的 读/写微指令地址。
- 微指令寄存器(CMDR,或μIR)用于存放从控制存储器中读出的微指令

Research Institute of Computer Architecture - Computer Organization



































































































